IBM與ST挾奈米繼電器邏輯回歸未來
- 上線日期:2012/11/16 上午 12:00:00
- 資料來源:電子工程專輯
為了回到20世紀的機電運算時代,IBM和意法半導體(ST)正合作展開一項以奈米級機械繼電器實現低功耗處理器的計畫。
歐盟委員會(European Commission;EC)十分欣賞這個想法,並且推薦IBM蘇黎世研究中心負責歐洲研究計畫,計畫宗旨在於形成一個基於奈米級繼電器的邏輯製程,而這種繼電器又能保持與傳統CMOS電晶體邏輯相容。這種系統的優勢是中斷狀態的功耗更低得多,因為漏電流會大幅降低。
與IBM和ST(瑞士日內瓦)一起工作的還有來自瑞士聯邦理工學院洛桑分校(Ecole Polytechnique Federale de Lausanne;EPFL)、瑞典皇家理工學院(Kungliga Tekniska Hoegskolan;KTH)以及英國布里斯托爾(University of Bristol)與蘭卡斯特大學(University of Lancaster)的學術研究人員。
這項為期三年的合作研究專案預算為396萬歐元(約500萬美元),歐盟委員會將提供其中的244萬歐元(約310萬美元)贊助基金。 這項研究計畫的動機在於:隨著電晶體尺寸不斷縮小,漏電功耗變得越來越大,甚至幾乎接近正常工作功耗,對於像自動感測器節點、無線通訊和行動運算等新興應用來說更是一大問題。
<全文連結>
- 相關附件: